محمود حاجی قاسمی – ۱۳۹۸/۰۴/۰۳ |خبرخوان انجمن های علمی ایران

تاریخ خبر: // کد خبر: 16400 // //

محمود حاجی قاسمی – ۱۳۹۸/۰۴/۰۳

ارائه­ دهنده: محمود حاجی قاسمی   استاد راهنما:  دکتر حاکم بیت الهی   استاد ممتحن خارجی :  دکتر کیوان ناوی استاد ممتحن داخلی: دکتر ناصر مزینی   زمان :  دوشنبه  ۰۳  تیر ماه ۱۳۹۸ ساعت ۱۱:۰۰   مکان: دانشکده مهندسی کامپیوتر- طبقه سوم- اتاق ۳۰۴ آقای محمود حاجی قاسمی دانشجوی کارشناسی ارشد آقای دکتر [...]
محمود حاجی قاسمی   – ۱۳۹۸/۰۴/۰۳

ارائه­ دهنده:

محمود حاجی قاسمی

  استاد راهنما:

 دکتر حاکم بیت الهی

  استاد ممتحن خارجی :  دکتر کیوان ناوی
استاد ممتحن داخلی: دکتر ناصر مزینی

  زمان :  دوشنبه  ۰۳  تیر ماه ۱۳۹۸

ساعت ۱۱:۰۰
  مکان: دانشکده مهندسی کامپیوتر- طبقه سوم- اتاق ۳۰۴

آقای محمود حاجی قاسمی دانشجوی کارشناسی ارشد آقای دکتر حاکم بیت الهی دوشنبه ۰۳ تیر ماه ساعت   ۱۱:۰۰ در اتاق ۳۰۴ واقع در طبقه سوم دانشکده کامپیوتر از پروژه کارشناسی ارشد خود تحت عنوانپیاده سازی منطق فازی بر پایه مدارهای منطقی چند ارزشی دفاع خواهند نمود.

چکیده پایان نامه:

  مدارهای منطقی چند ارزشی به مدارهایی گفته می‌شود که تعداد سطح‌های منطقی آن بیش از دو تا است. مدارهای منطقی چند ارزشی، نسبت به مدارهای دودویی معادل با تعداد کمتری ترانزیستور پیاده‌سازی می‌شوند و مصرف توان کمتری  دارند. بکارگیری این مدارها می‌تواند راه حل مناسبی برای کاهش پیچیدگی و مصرف تون مدارهای دودویی باشد. در این پژوهش، روشی نو برای طراحی دروازه‌های منطقی چند ارزشی بر پایه ترانزیستورهای اثر میدانی MOS  در پیش گرفته شده است. برای پیاده‌سازی بخش استنتاج فازی به کمک منطق چند ارزشی، دو روش پیشنهاد شده‌است. برای هر یک از دو روش پیشنهاد شده، دروازه‌های منطقی مناسب طراحی شده‌است. ویژگی منحصر به فرد دروازه‌های پیشنهاد شده آن است که همه ترانزیستورهای بکار رفته در ساختمان آنها ولتاژ آستانه یکسانی دارند. برای پیاده‌سازی تابع‌های عضویت نیز مدارهای مناسبی پیشنهاد شده است. بخش استنتاج پیشنهاد شده، قاعده‌های فازی را یکی یکی استنتاج می‌کند. در بخش استنتاج پیشنهاد شده، هر یک از تابع‌های عضویت و قاعده‌های فازی توانایی به‌روز شدن را دارند. از آنجاییکه پیشرفت حافظه‌های چند ارزشی بسیار کند بوده‌است در این پژوهش پیشنهاد شده است که برای نگهداری قاعده‌های فازی و تابع‌های عضویت، حافظه‌های دودویی بکار گرفته شوند. به این ترتیب نیاز به بخشی برای تبدیل بین دودویی و چند ارزشی وجود دارد که برای برطرف کردن این مشکل نیز مدارهای ویژه‌ای پیشنهاد شده است. دوگروه از دروازه‌های پیشنهاد شده با هم و با کارهای گزارش شده دیگر مقایسه شده‌اند. نتایج حاصل از شبیه‌سازی به کمک نرم‌افزار HSPICE نشان می‌دهد بخش استنتاج فازی پیشنهاد شده که در ساختمان آن دروازه‌های منطقی چند ارزشی بکارگرفته شده است، نسبت به معادل‌ دودویی خود مصرف توان کمتری دارد.
 


  از اساتید بزرگوار، دانشجویان گرامی و دیگر متخصصان و علاقه مندان به موضوع دفاعیه دعوت
می شود با حضور خود موجبات غنای علمی و ارتقای کیفی را فراهم سازند.

  دانشکده مهندسی کامپیوتر مدیریت تحصیلات تکمیلی

برچسب های خبر: ,,,

آخرین اخبار انجمن های علمی

اخبار ویژه

آرشیو

پربازدید

بایگانی شمسی

آمار بازدید وبسایت

  • 0
  • 236
  • 32
  • 510
  • 78
  • 2,851
  • 14,567
  • 151,657
  • 228,358
  • 65,234
  • 12,973
  • 10,626
  • 1
  • تیر ۳۰, ۱۳۹۸